2025-09-05 06:09:35
當被測件進入環回模式并且誤碼儀發出壓力眼圖的信號后,被測件應該會把其從RX 端收到的數據再通過TX端發送出去送回誤碼儀,誤碼儀通過比較誤碼來判斷數據是否被 正確接收,測試通過的標準是要求誤碼率小于1.0×10- 12。 19是用高性能誤碼儀進 行PCIe4.0的插卡接收的實際環境。在這款誤碼儀中內置了時鐘恢復電路、預加重模塊、 參考時鐘倍頻、信號均衡電路等,非常適合速率高、要求復雜的場合。在接收端容限測試中, 可調ISI板上Trace線的選擇也非常重要。如果選擇的鏈路不合適,可能需要非常長的時 間進行Stress Eye的計算和鏈路調整,甚至無法完成校準和測試。 一般建議事先用VNA 標定和選擇好鏈路,這樣校準過程會快很多,測試結果也會更加準確。所以,在PCIe4.0的 測試中,無論是發送端測試還是接收端測試,都比較好有矢量網絡分析儀配合進行ISI通道 選擇。在PCI-E的信號質量測試中需要捕獲多少的數據進行分析?山西PCI-E測試代理商
這個軟件以圖形化的界面指導用戶完 成設置、連接和測試過程,除了可以自動進行示波器測量參數設置以及生成報告外,還提供 了Swing、Common Mode等更多測試項目,提高了測試的效率和覆蓋率。自動測試軟件使 用的是與SigTest軟件完全一樣的分析算法,從而可以保證分析結果的一致性。圖4.15是 PCIe4.0自動測試軟件的設置界面。
主板和插卡的測試項目針對的是系統設備廠商,需要使用PCI-SIG的測試夾具測 試,遵循的是CEM的規范。而對于設計PCIe芯片的廠商來說,其芯片本身的性能首先要 滿足的是Base的規范,并且需要自己設計針對芯片的測試板。16是一個典型的PCIe 芯片的測試板,測試板上需要通過扇出通道(Breakout Channel)把被測信號引出并轉換成 同軸接口直接連接測試儀器。扇出通道的典型長度小于6英寸,對于16Gbps信號的插損 控制在4dB以內。為了測試中可以對扇出通道的影響進行評估或者去嵌入,測試板上還應 設計和扇出通道疊層設計、布線方式盡量一致的復制通道(Replica Channel),復制通道和扇 出通道的區別是兩端都設計成同軸連接方式,這樣可以通過對復制通道直接進行測試 推測扇出通道的特性。 廣西PCI-E測試故障PCIE 3.0的發射機物理層測試;
·項目2.6Add-inCardLaneMarginingat16GT/s:驗證插卡能通過LaneMargining功能反映接收到的信號質量,針對16Gbps速率。·項目2.7SystemBoardTransmitterSignalQuality:驗證主板發送信號質量,針對2.5Gbps、5Gbps、8Gbps、16Gbps速率。·項目2.8SystemBoardTransmitterPresetTest:驗證插卡發送信號的Preset值是否正確,針對8Gbps和16Gbps速率。·項目2.9SystemBoardTransmitterLinkEqualizationResponseTest:驗證插卡對于鏈路協商的響應時間,針對8Gbps和16Gbps速率。·項目2.10SystemLaneMarginingat16GT/s:驗證主板能通過LaneMargining功能反映接收到的信號質量,針對16Gbps速率。·項目2.11AddinCardReceiverLinkEqualizationTest:驗證插卡在壓力信號下的接收機性能及誤碼率,要求可以和對端進行鏈路協商并相應調整對端的預加重,針對8Gbps和16Gbps速率。
綜上所述,PCIe4.0的信號測試需要25GHz帶寬的示波器,根據被測件的不同可能會 同時用到2個或4個測試通道。對于芯片的測試需要用戶自己設計測試板;對于主板或者 插卡的測試來說,測試夾具的Trace選擇、測試碼型的切換都比前代總線變得更加復雜了;
在數據分析時除了要嵌入芯片封裝的線路模型以外,還要把均衡器對信號的改善也考慮進 去。PCIe協會提供的SigTest軟件和示波器廠商提供的自動測試軟件都可以為PCle4. 0的測試提供很好的幫助。 為什么PCI-E3.0的夾具和PCI-E2.0的不一樣?
隨著數據速率的提高,在發送端對信號高頻進行補償還是不夠,于是PCIe3.0及 之后的標準中又規定在接收端(RX端)還要對信號做均衡(Equalization),從而對線路的損 耗進行進一步的補償。均衡電路的實現難度較大,以前主要用在通信設備的背板或長電纜 傳輸的場合,近些年也逐漸開始在計算機、消費類電子等領域應用,比如USB3.0、SATA 6G、DDR5中也均采用了均衡技術。圖4 .4分別是PCIe3 .0和4 .0標準中對CTLE均衡器 的頻響特性的要求。可以看到,均衡器的強弱也有很多擋可選,在Link Training階段TX 和RX端會協商出一個比較好的組合(參考資料: PCI ExpressR Base Specification 4 .0)。3090Ti 始發支持 PCIe5.0 顯卡供電接口怎么樣?吉林信息化PCI-E測試
PCI-e體系的拓撲結構;山西PCI-E測試代理商
當鏈路速率不斷提升時,給接收端留的信號裕量會越來越小。比如PCIe4.0的規范中 定義,信號經過物理鏈路傳輸到達接收端,并經均衡器調整以后的小眼高允許15mV, 小眼寬允許18.75ps,而PCIe5.0規范中允許的接收端小眼寬更是不到10ps。在這么小 的鏈路裕量下,必須仔細調整預加重和均衡器的設置才能得到比較好的誤碼率結果。但是,預 加重和均衡器的組合也越來越多。比如PCIe4.0中發送端有11種Preset(預加重的預設模 式),而接收端的均衡器允許CTLE在-6~ - 12dB范圍內以1dB的分辨率調整,并且允許 2階DFE分別在±30mV和±20mV范圍內調整。綜合考慮以上因素,實際情況下的預加 重和均衡器參數的組合可以達幾千種。山西PCI-E測試代理商